Descripción general de la interfaz de LVDS
LVDS, Señalización diferencial de bajo voltaje, es una interfaz técnica de señal diferencial baja. Se desarrolla un método de transmisión de señal de video digital para superar las desventajas del alto consumo de energía y la interferencia electromagnética EMI cuando se transmiten datos de banda ancha de alta velocidad de bits en modo de nivel TTL. La interfaz de salida LVDS UTILIZA una oscilación de muy bajo voltaje (aproximadamente 350 mV) para transmitir datos a través del diferencial en dos líneas de enrutamiento de PCB o un par de cables balanceados, es decir, transmisión de señal diferencial de bajo voltaje. La interfaz de salida LVDS permite que las señales se transmitan a una velocidad de varios cientos de Mbit / s en líneas de PCB diferenciales o cables balanceados. Los modos de conducción de bajo voltaje y baja corriente permiten un bajo nivel de ruido y un bajo consumo de energía.
Composición del circuito de interfaz de LVDS
En LCD, el circuito de interfaz LVDS consta de dos partes: el circuito de interfaz de salida LVDS en el lado de la placa base (transmisor LVDS) y el circuito de interfaz de entrada LVDS en el lado del panel LCD (receptor LVDS). El transmisor LVDS convierte las señales TTL en señales LVDS y luego envía las señales al decodificador IC LVDS del receptor LVDS en el lado del panel LCD a través de un cable flexible (cable) entre el panel del controlador y el panel LCD. Luego, el receptor LVDS convierte las señales en serie en SEÑALES paralelas de nivel TTL y las envía al control de temporización del panel LCD y al circuito de línea y línea.
Productos hot